???item.export.label??? ???item.export.type.endnote??? ???item.export.type.bibtex???

Please use this identifier to cite or link to this item: https://tede.inatel.br:8080/tede/handle/tede/52
???metadata.dc.type???: Dissertação
Title: Implementação de uma classe de códigos produto com decodificação turbo em FPGA
???metadata.dc.creator???: Gaspar, Ivan Simões 
???metadata.dc.contributor.advisor1???: Guimarães, Dayan Adionel
???metadata.dc.contributor.referee1???: Guimarães, Dayan Adionel
???metadata.dc.contributor.referee2???: Zandonadi Júnior, Durval
???metadata.dc.contributor.referee3???: Gomes, Geraldo Gil Ramundo
???metadata.dc.description.resumo???: Resumo Este trabalho, patrocinado pela empresa LINEAR Equipamentos Eletrônicos S/A, descreve um projeto de implementação de um esquema de correção de erro com código turbo de bloco de baixa complexidade elaborado em um FPGA de baixo custo. A decodificação turbo é baseada na combinação dos algoritmos de Pyndiah e Wagner. Taxas úteis de dados até 60 Mbps foram atingidas utilizando 60% da lógica disponível no FPGA EP1C6T144C8 da fabricado pela Altera. Como resultado complementar, o uso de conhecidas ferramentas de simulação didáticas são exploradas, permitindo a compreensão de uma classe específica de códigos produto e seu adequado processo de implementação. O codec foi criado com grande flexibilidade usando modelos estruturais e comportamentais, traduzidos posteriormente com simplicidade para linguagem VHDL.
Abstract: Abstract This work describes a project sponsored by LINEAR Equipamentos Eletrônicos S/A and carried out at INATEL. The project aimed to implement a turbo forward error correction scheme with a low complexity block turbo codec assembled in a popular low cost FPGA. The turbo decoding is based on a combination of Pyndiah’s and Wagner's algorithms. Data rates of up to 60 Mbps were achieved using 60% of the resources in the FPGA EP1C6T144C8 produced by Altera. As a complementary result, the use of well-known and didactic simulation tools is explored, allowing the understanding of the specific class of product code and the proper FPGA implementation process. The codec was created with great flexibility using structural and behavioral models, easily translated later into the VHDL language.
Keywords: Decodificação turbo; FPGA
???metadata.dc.subject.cnpq???: Engenharia - Telecomunicações
Language: por
???metadata.dc.publisher.country???: Brasil
Publisher: Instituto Nacional de Telecomunicações
???metadata.dc.publisher.initials???: INATEL
???metadata.dc.publisher.department???: Instituto Nacional de Telecomunicações
???metadata.dc.publisher.program???: Mestrado em Engenharia de Telecomunicações
Citation: Gaspar, Ivan Simões. Implementação de uma classe de códigos produto com decodificação turbo em FPGA. 2006. [106]. dissertação( Mestrado em Engenharia de Telecomunicações) - Instituto Nacional de Telecomunicações, [Santa Rita do Sapucaí] .
???metadata.dc.rights???: Acesso Aberto
???metadata.dc.rights.uri???: http://creativecommons.org/licenses/by-nd/4.0/
URI: http://tede.inatel.br:8080/tede/handle/tede/52
Issue Date: 31-Jul-2006
Appears in Collections:Mestrado em Engenharia de Telecomunicações

Files in This Item:
File Description SizeFormat 
Dissertação Ivan S. Gaspar.pdfImplementação de uma classe de códigos produto com decodificação turbo em FPGA4.56 MBAdobe PDFThumbnail

Download/Open Preview


This item is licensed under a Creative Commons License Creative Commons