@MASTERSTHESIS{ 2007:1095638915, title = {Lineariza??o adaptativa por alimenta??o direta de amplificadores de pot?ncia empregando FPGA}, year = {2007}, url = "http://tede.inatel.br:8080/tede/handle/tede/47", abstract = "Esta disserta??o apresentou a implementa??o em hardware do tipo FPGA de um linearizador por alimenta??o direta para um sinal composto por dois tons senoidais na freq??ncia de 7 MHz. Os blocos necess?rios foram desenvolvidos dentro do programa Simulink, empregando os blocos do System Generator da empresa Xilinx. O programa de otimiza??o implementado em VHDL ? uma adapta??o do algoritmo original de Hookes e Jeeves. Os resultados obtidos no la?o de erro ficaram perto dos valores te?ricos, comprovando a efici?ncia do sistema adaptativo implementado.", publisher = {Instituto Nacional de Telecomunica??es}, scholl = {Mestrado em Engenharia de Telecomunica??es}, note = {Instituto Nacional de Telecomunica??es} }